Версия для слабовидящих
Включить
Выключить
Размер шрифта:
Цвет сайта:
Изображения

Настройки

Настройки шрифта:

Выберите шрифт Arial Times New Roman

Интервал между буквами
(Кернинг): Стандартный Средний Большой


Выбор цветовой схемы:

Закрыть панель Вернуть стандартные настройки

772338 - учебная часть, 772302 - приемная, 772032 - отдел кадров, доб.207
241035, г. Брянск, ул. Протасова, стр.1Б
график работы: понедельник - пятница с 9:00 до 17:00
ГлавнаяНовостиСобираем проектную команду

Собираем проектную команду

Внимание!

Готовый кейс программы «Сириус. Лето: начни свой проект» и наставник ищут свою команду.

Тема кейса:

«Физическая верификация топологии аналоговых микросхем».

Заказчик: АО «Группа Кремний Эл».

Партнёр: ФГБОУ ВО «Брянский государственный технический университет».

Наставник проекта:

Ситников Юрий Александровичстудент ФГБОУ ВО «Брянский государственный технический университет».

Проект направлен на ознакомление команды с важнейшим этапом проектирования микросхем, в частности, в аналоговом маршруте проектирования — физической верификацией (DRC, LVS). Предлагается не только пройти указанный маршрут верификации топологии ИС, но и провести топологическую оптимизацию кристалла с точки зрения площади.

Что предстоит сделать?

На готовом проекте Cadence провести LVS (Layout vs Schematic) и DRC (Design Rule Check) проверки (файлы для работы готовы), исправить ошибки в металлических соединениях и тополого-конструкторских ограничениях.

Используемые средства: САПР Cadence (Virtuoso), а также Mentor (Calibre) для DRC и LVS.

LVS (Layout vs Schematic) – средство верификации корректности электрических соединений в топологии по сравнению со схемотехникой.

DRC (Design Rule Check) — средство верификации на предмет нарушения тополого-конструкторских ограничений (зазоры, перекрытия, пересечения и др. правила между технологическими слоями).

Найти и исправить ошибки при помощи указанных средств верификации. Добиться 0 Ошибок по LVS и DRC проверкам (готовность проекта).

Дополнительное задание – уменьшить площадь кристалла насколько возможно, при сохранении 0 Ошибок по DRC и LVS. Цель – получение минимального размера кристалла при сохранении правильности соединений и отсутствия нарушений по зазорам (топологическая оптимизация).

Успей подать заявку до 25 октября!!!

Команда работает над задачей в течение учебного года -до 30 апреля 2026.

Можно подать проект на Всероссийский конкурс научно-технологических проектов «Большие вызовы».

Регистрация и выбор проектов — через систему «Сириус. Онлайн»  по ссылке  https://siriusleto.ru/

Будет интересно!

Региональный координатор Ширяева Галина Николаевна

Справки по телефону: 77-20-32 (Центр одаренных детей «Огма», проектный отдел)

Ранее опубликованные новости